Methods of Achieving Test Scenario Portability Between Different Verification Environments

 
Andrianov A.V. (RC Module)
 
Abstract - During development and verification of IP cores it is often needed to port test scenarios between different environments to check that the IP core works correctly. The article describes a set of methods of achieving portability between the following verification scenarios: RTL testbench of the IP Core, RTL model of System-on-Chip (SoC), FPGA-prototype (linux and “baremetal” alike) and the final SoC.

Keywords - SoC, verification, verification environment, portability.

Методы обеспечения переносимости тестовых сценариев между различными верификационными окружениями

 
Андрианов А.В. (ЗАО НТЦ "Модуль", г. Москва)
 
Аннотация - При разработке и верификации IP блоков встает задача переноса тестовых сценариев между различными окружениями для проверки корректности работы блока на всех стадиях маршрута проектирования. В статье описаны методы, позволяющие обеспечить переносимость тестовых сценариев между различными верификационными окружениями, такими как: верификационное окружение IP блока, ПЛИС-прототип (под управлением linux и без операционной системы), RTL модель СБИС и реальная микросхема.

Ключевые слова - верификация, СБИС, переносимость, тестовое окружение.