# Сложно-функциональный блок цифро-аналогового преобразователя с автокалибровкой

## Ю.Б. Рогаткин

Учреждение Российской академии наук Научно-исследовательский институт системных исследований РАН,

## ryb@cs.niisi.ras.ru

Аннотация — Представлен простой алгоритм автоматической коррекции статической погрешности нелинейности в сложно-функциональном блоке средне разрядного цифро-аналогового преобразователя на основе переключаемых источников тока и резистивной матрицы R-2R для сверхбольших интегральных схем (СБИС) типа «система на кристалле».

Ключевые слова — цифро-аналоговый преобразователь, автоматическая коррекция нелинейности.

#### I. Введение

Одним из наиболее часто встречаемых сложнофункциональных блоков (СФ-блоков), используемых в СБИС типа «система на кристалле, является СФ-блок для цифро-аналогового преобразования (СФ-ЦАП). В то же время, поскольку реализация СБИС типа «система на кристалле», которая может содержать как сложные цифровые, так и сложные аналоговые блоки, часто не подразумевает выполнения каких-либо специфических технологических операций лля реализации аналоговой части проекта, возникают определенные трудности с обеспечением требуемой точности в аналоговых блоках [1]. Одним из решений данной проблемы является использование автоматической коррекции ошибок в СФ-блоках аналого-цифрового преобразования или автокалибровки [2, 3]. В зарубежных источниках описаны алгоритмы коррекции, предназначенные для получения точности свыше 16 разрядов, поскольку меньшее число разрядов получается при соответствующей технологии и без коррекции. Предлагаемый простой алгоритм коррекции предназначен в первую очередь для использования в отечественных стандартных цифровых технологических процессах для получения точности до 14 разрядов.

Разработка такого алгоритма коррекции ошибок в СФ-ЦАП тем более актуальна, поскольку данный алгоритм может быть использован в дальнейшем для коррекции нелинейности в СФ-блоке аналого-цифрового преобразователя (АЦП) с поразрядным уравновешиванием. Преобразователь с поразрядным уравновешиванием является наиболее распространенным вариантом последовательных аналого-цифровых преобразователей и включает в цепи обратной связи ЦАП, который, в основном, и определяет нелинейность всего АЦП.

Известен алгоритм коррекции ЦАП, выполненном на одинаковых и двоичновзвешенных источниках тока [4]. Недостатком такого ЦАП является относительно большая площадь, занимаемая на кристалле, достоинством — простота автокалибровки. Возможен алгоритм коррекции для ЦАП на основе резистивной матрицы R-2R. Недостатком данного алгоритма является сложность его аппаратной реализации.

# II. Структурная схема ЦАП с автоматической коррекцией

На рис. 1 приведена упрощенная структурная схема ЦАП в рабочем режиме. На вход ЦАП подается входной код  $N_{\text{вх}}$ . Входной код преобразуется с помощью дешифратора в k-разрядный код управления младшей секцией и (2<sup>n-k</sup>-1)-разрядный код управления старшими секциями. Младшая секция включает резистивную матрицу R-2R, на которой происходит деление токов величиной I<sub>0</sub>. Каждая старшая секция включает в себя управляемый источник тока величиной 2I<sub>0</sub>. Количество старших секций соответствует количеству их сигналов управления.



Рис. 1. Структурная схема ЦАП с автоматической коррекцией в рабочем режиме

Код a(k:1) представляет собой нормальный двоичный код, который полностью соответствует k младшим входного кода ЦАП. Передаточная разрядам характеристика ЦАП формируется следующим образом: при линейном возрастании входного кода сначала происходит перебор разрядов для младшей секции. После кодовой комбинации, когда во всех младших к разрядах записаны единицы, в них записываются нули, а в первом разряде m(1) для старшей секции записывается единица. Затем процесс повторяется, пока во всех разрядах выходного кода дешифратора не запишутся единицы. Наибольшая вероятность возникновения нелинейности максимальной дифференциальной соответствует моментам включения старших секций. Задача автокалибровки - минимизировать ошибки нелинейности при включении старших секций ЦАП. Для этого параллельно каждому из стабильных источников тока 2I<sub>0</sub> включается дополнительный источник тока коррекции I<sub>cor</sub>(i), величина которого определяется в режиме автокалибровки. В результате веса всех старших секций будут равны между собой и равны весу младшей секции плюс один шаг квантования.

Величина выходного сопротивления цифроаналогового преобразователя:

$$R_{\text{sussuan}} = \frac{2R}{3} \quad . \tag{1}$$

Величина выходного сигнала, т.е. выходного напряжения ЦАП, определяется следующим выражением:

$$U_{\text{GBUX.Yan}} = 2I_0 \frac{2R}{3} \left( \sum_{i=1}^{2^{n-k}-1} m(i) + \sum_{j=k}^{1} \frac{a(j)}{2^{k-j+1}} \right), \qquad (2)$$

где n — количество разрядов ЦАП; k — количество младших разрядов, вес которых формируется на резистивной матрице R-2R; a(j) и m(i) — коэффициенты, значение которых могут быть либо ноль, либо единица (определяются кодом на входе ЦАП и на выходе дешифратора, соответственно).

Величины токов источников токов, подключенных к резистивной матрице R-2R, постоянны, а величины токов остальных источников токов могут перестраиваться в определенных пределах в режиме автокалибровки. Пределы перестройки определяются разбросом технологическим параметров И топологическим расположением транзисторов, на которых выполнены управляемые источники тока в разрядах m(i).

На рис. 2 приведена упрощенная структурная схема ЦАП в режиме автокалибровки. Для выполнения автокалибровки ЦАП содержит дополнительную резистивную матрицу R-2R идентичную основной, которая на рис.2 представлена эквивалентным сопротивлением R<sub>экв</sub>=R<sub>вых.ЦАП</sub>=2R/3 (1). Для возможности автокалибровки величины токов управляемых источников тока в разрядах m(2<sup>n-k</sup>-1) выбираются несколько меньше номинала с учетом необходимого диапазона перестройки. Кроме того, 2 содержит схема на рис. компаратор, вырабатывающий сигнал остановки для счетчика; счетчик и дешифратор, формирующие код управления для каждого из дополнительных источников тока I<sub>cor</sub>(i) в старших секциях; регистры, запоминающие код управления управления, схему процессом И автокалибровки.



# Рис. 2. Структурная схема ЦАП с автоматической коррекцией в режиме автокалибровки

На рис. 3 приведена упрощенная принципиальная схема управляемого источника тока величиной  $2I_0$  для старшей секции. Собственно ток величиной  $2I_0$  задается с помощью транзистора М1. Транзистор М2 — каскодное включение транзистора, которое позволяет более точно выдержать величину тока транзистора М1. Транзисторы М3 и М5 управляются входным кодом (а, na) и обеспечивают переключение тока между выходами z и nz. Транзисторы М4 играют роль источника тока  $I_{cor}(i)$  и обеспечивают подстройку тока  $2I_0$  в необходимом диапазоне в режиме автокалибровки. Транзисторо М1 и половина из общего количества транзисторов М4 (t/2) должны в совокупности обеспечивать номинальный ток для старшей секции.



Рис. 3. Принципиальная схема управляемого источника тока для старшей секции

Таким образом, перестройка тока в старшей секции составит  $\pm I_{cor}$  t/2 от номинального тока  $2I_0$ . Смещение на выводы VB и VC задается от блока задания режима ЦАП (на схемах не показан).

#### III. Описание алгоритма автокалибровки

В автокалибровки пежиме происходит последовательное выравнивание весов старших секций с весом младшей секции плюс один шаг квантования. Компаратор в режиме автокалибровки сравнивает выходное напряжение младшей секции (U<sub>оп</sub>) с выходным напряжением одной из старших секций формируется путем  $(U_{aBT}),$ которое падения напряжения на эквивалентном сопротивлении R<sub>экв</sub> от протекания по нему токов 2I<sub>0</sub> и I<sub>cor</sub>(i). На выходе счетчика код формируется таким образом, чтобы изменение происходило линейно-ступенчатое напряжения U<sub>авт</sub>. В момент срабатывания компаратора счет останавливается, а выходной код дешифратора запоминается в соответствующем регистре. Для равномерного распределения погрешностей срабатывания компаратора задается линейноступенчатое увеличение тока управляемого источника тока Ісог для всех четных старших секций и линейноуменьшение управляемого ступенчатое тока источника тока І<sub>сог</sub> для всех нечетных старших секций. Величина ступеньки ΔV напряжения U<sub>авт</sub> определяется величиной шага квантования «h» ЦАП, желательно  $\Delta V \leq h/2$ . Процесс автокалибровки выбирать продолжается до тех пор, пока все управляемые источники тока в разрядах с m(1) до m(2<sup>n-k</sup>-1) автокалибруются. В автокалибровки результате величин тока всех управляемых источников тока в разрядах с m(1) до m(2<sup>n-k-1</sup> -1) вес старших секций становится одинаковым и равным с погрешностью ± ΔV весу младшей (k-разрядной) секции в режиме автокалибровки, который равен:

$$U_{on} = \frac{4I_0R}{3} . \tag{3}$$

Таким образом нелинейности, вносимые старшими секциями, будут определяться дискретом дополнительного источника I<sub>сог</sub>, который подключается в режиме калибровки параллельно имеющемуся источнику тока 2I<sub>0</sub>, а также точностью сравнения компаратора напряжений. Практически, нелинейности, вносимые старшими секциями, будут существенно уменьшаться.

#### IV. РЕЗУЛЬТАТЫ МОДЕЛИРОВАНИЯ

Для моделирования использовался 14-разрядный ЦАП. Количество не корректируемых разрядов k = 8. Количество корректируемых разрядов 6. Использовался КМОП Desing Kit для технологического процесса с нормами 0,35 мкм X-FAB Semiconductor Foundries. Величины относительных погрешностей параметров отдельных приборов отражены в модельных файлах. На основе описания алгоритма автокалибровки была написана Verilogмодель контроллера автокалибровки, а затем синтезирована его принципиальная схема. Величины основных исходных параметров моделируемого ЦАП приведены в таблице 1.

Таблица 1

Основные исходные параметры моделируемого ЦАП

| Параметр и единица измерения                  |                  |     | Величина          |
|-----------------------------------------------|------------------|-----|-------------------|
| Ток старшей секции 2I <sub>0</sub> , мкА      |                  |     | параметра<br>64,3 |
| Сопротивления резистора в матрице<br>R, Ом    |                  |     | 608               |
| Частота дискретизации Fs, МГц                 |                  |     | 50                |
| Емкость нагрузки Сн, пФ                       |                  |     | 5                 |
| Напряжение полной шкалы Vпш, В                |                  |     | 1,668             |
| Шаг квантования h, мкВ                        |                  |     | 102               |
| Напряжение калибровке ΔV,                     | ступеньки<br>мкВ | при | 60                |
| Количество<br>калибровке t                    | ступенек         | при | 16                |
| Диапазон калибровки V <sub>калибр</sub> , мкВ |                  |     | 960               |

Расчеты проводились в среде САПР Cadence по методу Монте-Карло с учетом относительных ошибок параметрах транзисторов, которые указывает в производитель для одинаковых, рядом расположенных ориентированных в одном направлении и транзисторов. Принималось гауссовское распределение случайных величин. В зависимости от отлаженности технологического процесса величина относительной ошибки в параметрах транзисторов может существенно увеличиваться для удаленных друг от друга транзисторов [5]. На рис.4 показан для одного из десяти прогонов со случайным разбросом вид сигнала V<sub>авт</sub> ЦАП в режиме автокалибровки, который выходным напряжением младшей сравнивается с секции Vоп.



При автокалибровке погрешность выравнивания условно четных секций изменяется от 0 до  $-\Delta V$ , а условно нечетных секций — от 0 до  $+\Delta V$ . Таким образом, суммарная погрешность включенных при преобразовании старших секций будет стремиться к нулю. На рис. 4 видно, что в примере моделирования

величина случайной погрешности тока старшей секции после автокалибровки приводит к ошибке выходного напряжения от +30 до -20 мкВ. Возникновение нелинейности приводит к ухудшению таких параметров как динамический диапазон свободный от гармоник (SFDR) и показатель полных нелинейных искажений плюс шум, который, как известно, является отношением среднеквадратичного значения сигнала основной частоты к среднему значению корня из суммы квадратов его гармоник и всех шумовых компонент, исключая постоянную составляющую в заданной полосе частот (THD+N).

На рис. 5 приведен рассчитанный спектр выходного сигнала ЦАП без калибровки при подаче на вход ЦАП кода, соответствующего гармоническому сигналу частотой 586 кГц.



Рис. 5. Спектр сигнала на выходе ЦАП без калибровки

Величина THD+N=SINAD в полосе частот от 0 до  $F_s/2$  ( $F_s$  – частота дискретизации). Эффективное число разрядов (ENOB) определяется по следующей формуле:

$$ENOB = \frac{SINAD - 1,76dB}{6.02}$$
 (4)

Из выражения (4) и с учетом результатов, представленных на рис. 5, следует, что эффективное количество разрядов в ЦАП будет равно 11,45 разрядов. На рис. 6 приведен рассчитанный спектр выходного сигнала ЦАП после калибровки. Величина эффективного числа разрядов ENOB соответствует 13,43 разрядам.

### V. Рекомендации по топологии

Основную и дополнительную резистивные матрицы конструктивно лучше выполнить как единый топологический блок «перемешанными» с резисторами. Транзисторы источников тока младшей секции рекомендуется расположить в виде линейки, для рассматриваемого примера ИЗ девяти транзисторных ячеек. Источники тока для старших также рекомендуется секций выполнить ИЗ аналогичных линеек по восемь транзисторных ячеек (см. рис. 3) и расположить симметрично сверху и снизу от транзисторов младшей секции.



#### VI. ЗАКЛЮЧЕНИЕ

В работе показана эффективность предложенного алгоритма коррекции. Автокалибровка погрешности нелинейности только из-за разброса величин токов конструктивно одинаковых предположительно транзисторов стабильных источников тока в рассмотренном примере привела к увеличению на два эффективного числа разрядов ЦАП. На основании полученных результатов можно сделать вывод о целесообразности использования данного алгоритма автокалибровки в СФ-блоках аналого-цифрового преобразования для устранения ошибок, вызванных неидентичностью параметров транзисторов ипи топологически удаленных друг от друга, или из-за погрешностей технологии, особенно при использовании СФ-ЦАП в СБИС, изготовленных в стандартном цифровом технологическом процессе.

#### ЛИТЕРАТУРА

- [1] Рогаткин Ю.Б. Опыт разработки и методология проектирования смешанных МЭС на примере быстродействующего 10-разрядного АЦП // «Проблемы разработки перспективных микроэлектронных систем – 2005». Сборник научных трудов / под общей ред. А.Л.Стемпковского. М.:ИППМ РАН, 2005. С. 78-83.
- [2] Peng, Yung-chow (Hsin-Chu, TW). Error Correction System for Digital to Analog Converters. US Patent 4967197, 1990.
- [3] Kuyel T., Parthasarathy K. A 16-bit Resistor String DAC with Full-Calibration at Final Test. International Test Conference. Paper 4.2, 2005. P.1-10.
- [4] Рогаткин Ю.Б. Алгоритм коррекции нелинейности в аналого-цифровых преобразователях с поразрядным уравновешиванием // Электроника, микро- и наноэлектроника. Сборник научных трудов / под ред. В.Я. Стенина. М.: МИФИ, 2009. С. 122-128.
- [5] Денисенко В.В. Моделирование разброса параметров в КМОП СБИС // Компоненты и технологии. 2003. № 8. С. 40-45.