# Радиационно-стойкие КМОП СБИС ОЗУ по технологии объемного кремния

Ю.М. Герасимов<sup>2</sup>, Н.Г. Григорьев<sup>2</sup>, В.В. Гусев<sup>1</sup>, А.В. Кобыляцкий<sup>2</sup>, Я.Я. Петричкович<sup>1</sup> <sup>1</sup>ОАО НПЦ «ЭЛВИС»

<sup>2</sup>Национальный исследовательский ядерный университет «МИФИ», <u>ymger29@mail.ru</u>

Проанализированы архитектурные, Аннотация конструктивно-топологические схемотехнические и методы радиационно-стойкого проектирования (РСП, в зарубежной технологии RHBD - Radiation Hardening by Design) КМОП СБИС ОЗУ и сложно-функциональных (СФ) блоков на основе стандартных правил и технологии изготовления объемного кремния уровня 250...90нм. Показано, что по основным параметрам предъявляемым к аппаратуре стойкости. для аэрокосмических применений и авионики, такие ОЗУ не уступают своим аналогам, изготавливаемым по технологии КНИ. При этом они технологичнее, существенно дешевле и обладают сравнимым быстродействием. Приводятся конкретные результаты проектирования и исследования КМОП СБИС ОЗУ емкостью 4Мбит и 16Мбит, а также СФ-блоков в составе СБИС по технологии объемного кремния 250нм...90нм.

Ключевые слова — КМОП СБИС ОЗУ, СФ-блоки ОЗУ, RHBD.

#### I. Введение

Значительный прогресс в КМОП технологии объемного кремния за рубежом и освоение в России производства КМОП СБИС типа «система на кристалле» (СнК) с проектными нормами уровня 250...90нм позволяет создавать методами РСП [1-3] СБИС различных групп стойкости для использования в аэрокосмической, авиационной и другой аппаратуре. Наблюдается тенденция расширения работ по созданию РС СБИС СнК и использования при их проектировании методов РСП.

Основными особенностями нанометровых КМОП СБИС (t<sub>д</sub> < (6 ...7) нм, Lк < 350 нм) объемного кремния при облучении являются:

- Отсутствие накопления заряда в подзатворном окисле приборных транзисторов и связанных с этим изменений параметров СБИС.
- Существенное влияние роста суммарного тока утечки паразитных транзисторов на общее потребление СБИС.
- Усиление влияния тяжелых частиц (ТЧ) на работоспособность СБИС:

- сбоев в элементах памяти и триггерах (SEU);

- кратковременных импульсов в элементах логической цепи (SET).

В нанометровых КМОП СБИС остается проблема «защелкивания» паразитных p-n-p-n-структур. Однако, настоящее время можно считать решенными в создание методами РСП КМОП СБИС объемного кремния, нечувствительных эффекту к «защелкивания» (Immune Latchup - IL) как при воздействии импульсного облучения высокой мощности, так и тяжелых частиц, и с дозовой стойкостью не менее 300 крад (в зависимости от мощности дозы).

В связи с этим на передний план в обеспечении необходимой группы стойкости выдвигается проблема обеспечения сбоеустойчивости таких СБИС при воздействии импульсного облучения высокой мощности и тяжелых частиц (SEU, SET) [4]. При этом необходимо достижение компромисса по параметрам стойкости, техническим характеристикам и основным электрическим параметрам.

КМОП СБИС ОЗУ и СБИС СнК, содержащие в своем составе СФ-блоки ОЗУ, являются одними из основных компонентов цифровых устройств.

КМОП СБИС и СФ-блоки ОЗУ - это сложные функционально-законченные приборы, которые при заданном уровне технологии имеют максимальную степень интеграции и поэтому являются теми изделиями, на которых отрабатываются предельные технологического возможности процесса изготовления, частности, и по радиационной в стойкости. Они также являются индикатором технического И технологического прогресса современной микро- и наноэлектроники. СФ-блоки ОЗУ являются также одним из основных и обязательных блоков современных СБИС типа «система на кристалле». Объем памяти в современных нанометровых СБИС СнК постоянно растет и в настоящее время превышает 50% площади ее активной части (ядра).

При заданной технологии параметры СБИС ОЗУ, в частности, параметры их радиационной стойкости в значительной мере зависят от используемых в них схемотехнических и конструктивно-топологических решений элементов памяти (ЭП). В данной работе проведен анализ архитектурных, схемотехнических и конструктивно-топологических решений, используемых в настоящее время при разработке КМОП СБИС ОЗУ и СФ-блоков на основе зарубежных и российских стандартных технологий объемного кремния уровня 250...90нм в режиме Fabless, для комплексного решения проблемы обеспечения их высокой радиационной стойкости (PC) без существенного ухудшения экономических характеристик и электрических параметров.

#### II. Элементы памяти для PC ОЗУ

Уменьшение проектных норм до уровня 250...90нм и менее резко усиливает влияние ТЧ на сбои, в первую очередь, в элементах памяти (ЭП) [4]. Расчеты показывают, что при переходе от проектных норм 500нм на нормы 250нм пороговое значение линейных потерь энергии (ЛПЭ) - LET<sub>0</sub> уменьшается приблизительно в 2 раза, на нормы 180нм – в 3 раза, а на нормы 130нм – в 4 раза. Поэтому необходимы эффективные методы повышения сбоеустойчивости ЭП и ОЗУ в целом.

В [5,6] исследованы различные варианты схемотехнической реализации и конструктивнотопологического исполнения КМОП-элементов памяти для радиационно-стойких наноразмерных ОЗУ. Разработана система параметров для сравнения и выбора элементов памяти для РС СБИС. Определены перспективные для радиационно-стойких применений ЭП. В зависимости от технологии изготовления и используемых в ОЗУ конструктивно-топологических решений известные ЭП можно разделить на три типа:

- S (Soft) стандартный радиационно-нестойкий ЭП, чувствительный к эффекту «защелкивания» (без использования РСП) – 0 группа стойкости;
- RT (Tolerant) радиационно-стойкий ЭП, нечувствительный к эффекту «защелкивания» (с использованием РСП) – 1, 2 группы стойкости;
- RH (Hard) Специальный техпроцесс (в т.ч. КНС, КНИ), отсутствие эффекта «защелкивания» (с использованием РСП) 3 группа стойкости.

В данной работе анализируются только RT элементы памяти, проектируемые по технологии объемного кремния в режиме Fabless. Эти ЭП наиболее востребованы в перспективных СБИС ОЗУ и СнК для аэрокосмических применений.

Наиболее перспективным остается классический 6транзисторный ЭП с транзисторами связи п-типа (6Tn), увеличение площади которого всего в 1,2...1,5 раза позволяет существенно повысить стойкость ко всем радиационным факторам.

На рис. 1 приведены базовые слои топологии ЭП 6Tn этих двух типов: 6Tn – S (a, б), 6Tn – RT (в, г). Элементы на рис. 1a, 6 – стандартные конструкции, используемые в большинстве коммерческих СБИС ОЗУ, а на рис. 1в, г – разработанные РСП-варианты.



Рис. 1. Базовые слои топологии ЭП 6Tn:

1 – область кармана, 2 – стоки/истоки транзисторов, 3 – затворы транзисторов, 4 – границы элементов

В таблице 1 приведены основные параметры наилучших стойкого и нестойкого ЭП (рис. 1a и 1в):

- S<sub>ЭП0</sub> площадь ЭП на кристалле;
- I<sub>XP</sub> ток хранения данных;
- I<sub>СЧ0</sub> максимальный статический ток считывания ЭП;
- І<sub>зп</sub> токи записи данных;
- С<sub>ЭП</sub> полные узловые емкости в плечах триггера ЭП;
- Lat параметр тиристорной защиты, определяемый по результатам испытаний: IL - (Immune Latchup) – стойкая к "защелкиванию", L (Latchup) - нестойкая к "защелкиванию");
- Dt параметр дозовой стойкости, определяемый экспертной оценкой и по результатам испытаний: максимальный – 1 (1Мрад и более), минимальный – 0 (менее 50Крад);
- Ups ~ U<sub>ИП</sub>C<sub>ЭП</sub>I<sub>ХР</sub>χ комплексный параметр сбоеустойчивости ЭП (в относительных единицах, χ проектная норма).

Таблица 1

| Конструкция<br>ЭП            | S <sub>ЭП0</sub> ,<br>мкм <sup>2</sup> | I <sub>XP</sub> ,<br>мкА | I <sub>СЧ0</sub> ,<br>мкА | I <sub>3П0</sub> ,<br>мкА |
|------------------------------|----------------------------------------|--------------------------|---------------------------|---------------------------|
| <b>6Tn – S</b><br>(рис. 1a)  | 3,56                                   | 14                       | 68                        | 17                        |
| <b>6Tn – RT</b><br>(рис. 1в) | 5,31                                   | 20                       | 105                       | 39                        |

| Сравнение параметров КМОП ЭП 6Т |
|---------------------------------|
|---------------------------------|

| Конструкция<br>ЭП            | С <sub>ЭП</sub> ,<br>fF | Lat | Ups  | Dt    |
|------------------------------|-------------------------|-----|------|-------|
| <b>6Tn – S</b><br>(рис. 1a)  | 2,9                     | L   | 6,3  | <0,05 |
| <b>6Tn – RT</b><br>(рис. 1в) | 5,3                     | IL  | 16,5 | 0,31  |

Параметр сбоеустойчивости Ups элементов нано-СБИС при воздействии ТЧ зависит от:

- размеров чувствительных областей (стоков);
- эффективной длины собирания заряда (L<sub>eff</sub>);
- емкости в критическом узле элемента (C<sub>i</sub>);
- помехоустойчивости элемента (U<sub>пом</sub> ~ U<sub>пит</sub>);
- рабочих токов открытых транзисторов (I<sub>0</sub>).

В нестойких вариантах ЭП (рис. 1а и 1б), отсутствует привязка р-подложки и п-кармана, соответственно, к питанию и земле. Она, как правило, выполняются в самом накопителе с шагом 16-32 ячейки, в результате чего ЭП имеют низкую стойкость к тиристорному эффекту. Кроме того, эти ЭП имеют транзисторы с минимально возможными размерами и, соответственно, малые узловую емкость и критический заряд переключения, приводящие к низкой сбоеустойчивости.

Топология стойких вариантов элементов памяти (рис. 1в и 1г) выполняется на основе следующих правил.

1) Привязка к подложке и карману выполняется в каждом ЭП. При этом для повышения устойчивости к тиристорному эффекту и уменьшения утечки между п-карманом и сток-истоковыми областями п-канальных транзисторов ЭП р+ охранная область привязки выполняется вдоль п-кармана.

2) Транзисторы в ЭП выполняются с увеличенной шириной канала, что позволяет повысить узловую емкость ЭП и улучшить отвод ионизационного тока ТЧ и, соответственно, увеличить критический заряд и пороговое ЛПЭ элемента памяти.

3) Для уменьшения тока утечки п-канальных транзисторов в триггере ЭП при дозовом воздействии их длина канала увеличивается в 1,5-2 раза, либо вводятся краевые уширения типа "собачья кость" (рис. 2), если это позволяет технология. Это также позволяет увеличить узловую емкость и критический заряд в триггере ЭП.



## Рис. 2. ЭП 6Tn с краевыми уширениями n-канальных транзисторов триггера (выделено)

4) Минимизируется площадь слаболегированных областей путем их заполнения областями привязки к подложке и карману либо (где этого нельзя сделать, например, вблизи границы кармана) поликремниевыми областями затворов транзисторов для увеличения узловых емкостей ЭП.

5) Топологическая конфигурация ЭП выбирается такой, чтобы обеспечить максимальное разнесение между собой чувствительных областей как самого ЭП, так и смежных ЭП накопителя. Если позволяет площадь, то между чувствительными областями вводятся высоколегированные области привязки подложки или кармана к шинам питания и земли соответственно.

Использование данных правил приводит к тому, что наиболее компактная в коммерческом исполнении топологическая конфигурация ЭП на рис. 16 (получившая

наибольшее распространение в коммерческих СБИС ОЗУ) оказывается самой большой при ее реализации в стойком исполнении (рис. 1г). Это связано, в первую очередь, с центральным расположением п-кармана, приводящим к удвоению областей р-охраны вблизи п-кармана. Кроме того, в этом ЭП стоки р-канальных транзисторов располагаются в непосредственной близости друг от друга, что может привести к замыканию этих областей при попадании ТЧ в эту область как за счет ионизационного тока, так и за счет активизации паразитного р-п-р биполярного транзистора, включенного между этими стоками.

### III. Экспериментальное исследование ЭП РС ОЗУ

Для оценки эффективности различных конструктивнотопологических решений RT-элементов памяти и их сравнения с коммерческими вариантами S-элементов памяти разработан ряд тестовых кристаллов, один из которых показан на рис. 3.



Рис. 3. Тестовый кристалл с накопителями на разных ЭП

Тестовый кристалл выполнен по технологии уровня 0,18 мкм и содержит блоки накопителей с одно и двухпортовыми ЭП зарубежной фирмы, а также собственные ЭП разработки ОАО НПЦ "ЭЛВИС". В таблице 2 приведено сравнение ЭП по статическому току потребления после дозового облучения 130 Крад.

| № | Тип ЭП              | Площадь<br>ЭП | Ток<br>потребления,<br>нА/бит |
|---|---------------------|---------------|-------------------------------|
| 1 | Зарубежн. 1-порт 6Т | SO            | 64                            |
| 2 | Зарубежн. 2-порт 8Т | 2,38*S0       | 27                            |
| 3 | Собствен. 1-порт 6Т | 1,64*S0       | 0,043                         |
| 4 | Собствен. 2-порт 8Т | 2,19*S0       | 0,082                         |
| 5 | Собствен. 1-порт 8Т | 3,06*S0       | <0,00002                      |

Сравнение ЭП по току потребления после облучения

Таблица 2

Как видно из табл. 2, после облучения собственные ЭП имеют существенно меньший статический ток

потребления по сравнению с зарубежными ЭП. Различие в токе потребления приведенных ЭП существенно зависит как от суммарной дозы облучения, так и от ее мощности и может достигать нескольких порядков.

При этом накопитель на основе ячейки №1 оказался подверженным тиристорному эффекту при облучении протонами, поскольку не имеет привязок к карману и подложке в каждом ЭП. В накопителе на основе ЭП №2 имеется привязка к карману и подложке в каждом ЭП, однако отсутствует р+ охрана вблизи кармана и краевые уширения п-транзисторов, что приводит к значительным токам утечки после облучения.

Элементы памяти №3 - №5 [5], выполненые с использованием указанных выше принципов РСП, не подвержены тиристорному эффекту и имеют значительно меньший статический ток потребления после облучения по сравнению с ячейками №1 - №2.

Накопитель на основе ЭП №5 имеет чрезвычайно малый ток потребления после облучения, на несколько порядков меньший по сравнению с ЭП №3 - №4, что позволяет создавать на его основе СБИС ОЗУ с мегарадной дозовой радиационной стойкостью.

ЭП №5 является использование Особенностью кольцевых п-канальных транзисторов в триггере и рканальных транзисторов связи. Другой особенностью этого ЭП по сравнению с ЭП №3 - №4 является отсутствие разрывов p+ охранных областей вблизи n-кармана. что позволяет полностью подавить токи утечки между этим карманом и сток-истоковыми областями п-канальных транзисторов. Кроме того, данный ЭП имеет 2координатную выборку, что позволяет не только минимизировать потребление, связанное с протеканием тока через транзисторы связи ЭП выбранной строки, но также повысить сбоеустойчивость накопителя за счет уменьшения числа элементов памяти, находящихся в состоянии с пониженной помехоустойчивостью (при использовании ЭП №5 с двухкоординатной выборкой в выбранной строке накопителя в состоянии с пониженной помехоустойчивостью оказывается только элементы, выбранные по второй координате).

Необходимо отметить, что статический ток накопителя после облучения существенно зависит от электрического режима элементов памяти в процессе облучения. Как правило, наихудшим режимом является облучение накопителя с постоянной информацией. После инвертирования информации в таком накопителе статический ток потребления может увеличиваться на несколько порядков. Указанные в таблице 2 значения статического тока потребления ЭП приведены именно для такого случая.

При исследовании тестовых кристаллов и СБИС экспериментально установлено, что ЭП в варианте конструкции на рис. 1в является нечувствительным к эффекту «защелкивания», обладает высокой дозовой стойкостью за счет нейтрализации утечек между областями n+ - n+ и n+ - n-карман, а также некоторого увеличения длины канала транзисторов n-типа. Пороговое ЛПЭ повышено приблизительно в 2,5 раза при увеличении площади в 1,5 раза. Дальнейшее увеличение LET<sub>0</sub> возможно при существенном увеличении площади ЭП с использованием известных схемотехнических решений. Однако это уже нецелесообразно и дальнее повышение сбоеустойчивости необходимо решать архитектурносхемотехническими методами как на уровне кристалла, так и системы в целом.

На уровне кристалла основными методами повышения сбоеустойчивости являются: схемотехнические методы, оптимальное секционирование накопителя и использование помехоустойчивого кодировании, в частности, кода Хэмминга.

#### IV. ПРИНЦИПЫ ПОСТРОЕНИЯ БАЗОВЫХ БЛОКОВ PC ОЗУ

Анализ показывает, что PC O3У целесообразно строить на основе базовых блоков с информационной емкостью не более 64 кбит. При большем размере блока существенно увеличивается емкость разрядных шин, что приводит к значительному увеличению потребляемой мощности и пиковым токам, замедлению скорости перезаряда разрядных шин и к уменьшению уровня бессбойной работы. Базовые блоки PC O3У целесообразно строить на основе следующих принципов.

Использование импульсного принципа обрашения к 1) накопителю, при котором накопитель (строка накопителя) выбирается лишь на время, достаточное для надежной записи и считывания информации. При этом для считанной информации сохранения необходимо использование регистров-защелок. выходных Использование данного принципа позволяет уменьшить потребляемую мощность, обусловленную протеканием тока через транзисторы связи ЭП выбранной строки, а также уменьшить мощность, связанную с перезарядом разрядных шин. Кроме того, это позволяет также уменьшить длительность пребывания ЭП выбранной строки в активном состоянии, в котором ЭП имеют пониженную помехоустойчивость, и за счет этого уменьшить вероятность сбоев накопителя.

2) Ограничение перепада потенциалов внутренних разрядных шин полувыбранных столбцов (столбцов, выбранных по адресной шине, но не выбранных по разрядным шинам) для уменьшения пиковых токов и потребляемой мощности, связанной с перезарядом этих шин. При этом целесообразно обеспечивать привязку разрядных шин к полному уровню, равному напряжению питания (при использовании п-канальных транзисторов связи), поскольку это позволяет не только ускорить выравнивание потенциалов разрядных шин в режиме восстановления, но и уменьшить взаимные помехи по разрядным шинам в режиме чтения. Данная мера эффективна только при использовании указанного выше принципа импульсного обращения к накопителю, поскольку иначе может привести к дополнительному потреблению, связанному с длительным протеканием сквозного тока через транзисторы связи ячеек памяти.

3) Использование раздельных цепей записи и чтения по внешним разрядным шинам для повышения

быстродействия в режиме чтения. Повышение быстродействия достигается за счет уменьшения собственных емкостей внешних разрядных шин считывания благодаря исключению влияния транзисторов записи.

4) Применение синхронных триггерных усилителей считывания (УС), которые не имеют сквозных токов, свойственных асинхронным усилителям, не имеют "дребезга" переключения и менее чувствительны к помехам по шинам питания и земли. Кроме того, они имеют меньшее собственное время переключения и лучше согласуются с принципом импульсного обращения к накопителю.

5) Использование цепей-эмуляторов разрядных и адресных шин («фиктивных» разрядных и адресных шин) для синхронизации УС с целью автоматического учета технологического разброса параметров при формировании задержки включения УС.

6) Для уменьшения вероятности множественных ошибок в слове необходимо, во-первых, чтобы столбцы накопителя одного разряда базового блока располагались на кристалле непрерывно (относились к разным адресам), и во-вторых, чтобы соседние столбцы смежных разрядов накопителя относились к разным адресам. Последнее означает, что нельзя располагать топологию столбцовых дешифраторов смежных разрядов симметрично относительно их границы раздела, поскольку в этом случае соседние столбцы этих разрядов оказываются с одинаковыми адресами.

V. Повышение сбоеустойчивости при использовании кодов Хэмминга

Одним из наиболее эффективных способов решения проблемы сбоеустойчивости является использование корректирующих кодов в составе СБИС, в частности, кодов Хэмминга.

Архитектурными особенностями блоков обнаружения и исправления ошибок в составе СБИС ОЗУ являются:

- использование общего корректирующего ядра как для записи, так и для чтения, что позволяет упростить блок коррекции ошибок и повысить его надежность;
- использование дополнительных выходов флагов ошибок, сигнализирующих об ошибках в накопителе (флаги срабатывают в режиме чтения), что позволяет упростить на системном уровне контроль сбоев накопителя и предотвратить накопление ошибок;
- построение блока коррекции ошибок на основе элементов с повышенной сбоеустойчивостью для уменьшения вероятности сбоя самого блока коррекции;
- расположение корректирующего ядра блока коррекции в периферийных областях кристалла (рис.
  4), что позволяет снять жесткие ограничения на его площадь и, соответственно, использовать более мощные и сбоеустойчивые элементы.



Рис. 4. Расположение блока коррекции ошибок (выделено на рисунке)

#### VI. РАДИАЦИОННО-СТОЙКИЕ КМОП СБИС ОЗУ

На основе описанных выше принципов РСП разработаны РС КМОП ОЗУ 1657РУ1У емкостью 4 Мбит (512Кх8) по технологии 250нм и РС ОЗУ 16 Мбит (1Мх16/2Мх8) по технологии 130нм.

Особенностью ОЗУ 4 Мбит является асинхронный с точки зрения внешних выводов принцип работы в сочетании с синхронным принципом работы базовых блоков емкостью 64 кбит, обеспечивающим импульсный режим обращения к накопителю. В активном режиме выбирается только один базовый блок, благодаря чему обеспечивается минимальное потребление мощности ядром ОЗУ. Это ОЗУ выпускается в 44-выводном керамическом корпусе (рис. 5). Разработка данного ОЗУ была отмечена в конкурсе Роспрома «ЗОЛОТОЙ» ЧИП» в номинации «За вклад в развитие российской электроники».



#### Рис. 5. ОЗУ 1657РУ1У в корпусе LCC44

Особенностью разработанной КМОП СБИС ОЗУ емкостью 16 Мбит (1Мх16/2Мх8) является использование схем обнаружения и исправления ошибок на основе кода Хэмминга с использованием выводов-флагов ошибки. При этом коррекция одиночных ошибок обеспечивается как в 16-разрядном, так и в байтовом режимах работы ОЗУ. Память построена на основе синхронных блоков с организацией 8Kx12, содержащих информационные и контрольные разряды. При этом в байтовом режиме активизируется только один базовый блок, а в 16разрядном – два блока. В разработанной памяти предусмотрена возможность контроля дефектности как основного накопителя, так и накопителя контрольных разрядов.

#### VII. ЗАКЛЮЧЕНИЕ

Имеющиеся в настоящее время технические решения позволяют методами РСП по стандартным технологиям объемного кремния уровня 250...90нм создавать КМОП СБИС и СФ-блоки ОЗУ, удовлетворяющие высоким требованиям по РС с повышенной сбоеустойчивостью. Наиболее перспективным для таких ОЗУ остается классический 6-транзисторный ЭП n–типа (6Tn)увеличение площади которого в 1,2...1,5 раза (в варианте RT) позволяет существенно повысить стойкость ко всем радиационным факторам. Данные технические решения использованы при разработке СБИС ОЗУ емкостью 4Мбит (250 нм) и 16 Мбит (130 нм), а также СФ-блоков ОЗУ, и подтвердили свою эффективность.

Основные направления дальнейших работ в РСП нанометровых КМОП СБИС ОЗУ и СнК следующие:

• дальнейшее повышение уровня их сбоеустойчивости архитектурно-схемотехническими методами;

• разработка программных средств в составе существующих САПР для прогнозирования, проектирования и верификации РС СБИС ОЗУ и СнК, оценки эффективности используемых методов РСП.

#### ЛИТЕРАТУРА

- [1] Герасимов Ю.М., Глушков А.В., Григорьев Н.Г., Петричкович Я.Я., Солохина Т.В. Особенности проектирования радиационно-стойких библиотек элементов, СФ-блоков и нано-СБИС СнК // Проблемы разработки перспективных микро- и наноэлектронных систем - 2008. Сб. трудов / под общ. ред. академика РАН А.Л.Стемпковского. М.: ИППМ РАН, 2008. С. 272-275.
- [2] Герасимов Ю.М., Глушков А.В., Григорьев Н.Г., Солохина Т.В. Библиотека элементов и сложно-функциональных блоков для проектирования радиационно-стойких наноэлектронных КМОП СБИС // VIII Межотраслевая конференция по радиационной стойкости: Сб. докладов. Саров: ФГУП РФЯЦ-ВНИИЭФ, 2008. С. 31-36.
- [3] Селецкий А.В., Шелепин Н.А. Оценка конструктивнотехнологических возможностей повышения радиационной стойкости глубоко-субмикронных СБИС // Проблемы разработки перспективных микро- и наноэлектронных систем - 2012. Сб. трудов / под общ. ред. академика РАН А.Л.Стемпковского. М.: ИППМ РАН, 2012. С. 272-275.
- [4] Чумаков А.И. Действие космической радиации на интегральные схемы. М.: Радио и связь. 2004. 320 с.
- [5] Герасимов Ю.М., Григорьев Н.Г. Элементы памяти для радиационно-стойких КМОП ОЗУ // Естественные и технические науки. Изд. «Спутник+» 2011. № 6. С. 499-504.
- [6] Clark L.T., Mohr K.C., Holbert K.E., Yao X. Optimizing Radiation Hard by Design SRAM Cells // IEEE Trans. Nucl. Sci. 2001. V. 54. № 6. P. 2028-2036.