Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

Тематика

Листинг работ с разбиеним по тематике докладов. Нажмите на название работы для того, чтобы увидеть ее подробное описание. Выборку можно ограничить, указав диапазон годов проведения конференции, или выбрав одну конкретную тему.

Выбрать: с по год
 
Все темы

Генетические алгоритмы в САПР СБИС
Исследование магнитных свойств материалов
Клеточные автоматы
Методы высокоуровневого моделирования
Методы и алгоритмы автоматизации топологического проектиров...
Методы логического синтеза и функционально-логического моде...
Методы моделирования электрических характеристик СБИС
Методы приборно-технологического моделирования СБИС
Методы цифровой обработки информации и цифровые фильтры
Методы электро-теплового моделирования
Модели приборов для схемотехнического моделирования
Моделирование каналов передачи данных
Нетрадиционные вычислительные системы
Проблемы разработки АЦП
Проблемы разработки сенсорной микросхемотехники
Проектирование СБИС сигнальных процессоров
Проектирование аналоговых и смешанных функциональных блоков...
Проектирование микро-электромеханических систем
Проектирование помехоустойчивых систем
Проектирование приборов наноэлектроники
Проектирование приборов наноэлектроники на базе джозефсонов...
Проектирование радиационно-стойких СБИС
Проектирование систем на кристалле (СнК) и IP-блоков
Проектирование технологических процессов
Проектирование фотоприёмных СБИС
Проектирование цифровых функциональных блоков СБИС
Проектирование элементной базы для космической и навигацион...
Проектирование элементов СБИС
Проектирование элементов памяти
Выборка по тематике: Проектирование систем на кристалле (СнК) и IP-блоков
Выбраны работы: с 2005 по 2018 год
В выборке - 136 работ
АБВГДИКМНОПРСТУХЭ
А 
 
Автоматизация проектирования сетей-на-кристалле со специализированной топологией
Автономные параметры транзисторов базового матричного кристалла АБМК_1_3 в условиях радиационных и температурных воздействий
Алгебраические модели декомпозиции задачи отладки проектов цифровых систем с помощью моделирования
Анализ и решение проблем реализации платформенного подхода к построению верификационной инфраструктуры для СнК и СФ-блоков
Анализ эффективности применения буферизации для маршрутизации в сети-на-кристалле
Аналого-цифровая "система на кристалле" мультимедийного процессора MCam-01 серии "Мультикам"
Аналого-цифровая "система на кристалле" периферийного контроллера MCT-01 на базе IP -библиотек платформы "МУЛЬТИКОР"
Аналого-цифровая "система на кристалле" MF01 серии "Мультифлекс"
Аппаратные методы синхронизации потоков в многоядерном вычислительном кластере
Архитектура кластера распределенной системы сбора и обработки датчиков физических величин
Архитектура отечественных серий микросхем типа "система или сеть на кристалле" на базе IP-библиотек платформы "МУЛЬТИКОР"
Архитектура отказоустойчивой ПЛИС емкостью свыше 100 тыс. вентилей
Архитектура DSP-акселераторов на базе платформы "Мультикор" для суперкомпьютеров нового поколения
Б 
 
Библиотека периферийных IP - ядер платформы "МУЛЬТИКОР"
Библиотека прикладных функций в составе среды MCStudio™ для разработки программного обеспечения "систем на кристалле" серии "МУЛЬТИКОР"
Блок аппаратных ускорителей “ACC_Cores” в составе системы-на-кристалле. Многофункциональный аппаратный ускоритель быстрого преобразования Фурье - FFT_RT_Core
Бортовая информационно-управляющая система на основе MIPS архитектуры с применением расширения системы команд UDI и аппаратным ускорителем тригонометрических вычислений
В 
 
Варианты реализации контроллера памяти параллельной потоковой вычислительной системы для работы с векторными и многовходовыми узлами
Восьмиразрядный сегментный цифро-аналоговый преобразователь с повышенной скоростью преобразования
Встраиваемый блок криптозащиты с интерфейсом AMBA AHB
Выбор технологического процесса для производства специализированных радиационно-стойких СБИС типа «система в корпусе»
Выбор частоты внутреннего генератора UHF RFID метки
Высокоскоростные модули целочисленного деления
Г 
 
Генерация тестовых программ для подсистемы управления памятью MIPS64 на основе спецификаций
Гибридный метод аллокации массивов памяти в аппаратных платформах с разветвленной структурой памяти на базе процессора NeuroMatrix® DSP
Графы связей и размещение узлов в "сетях - на - кристалле"
Д 
 
Двухпроцессорная СБИС СнК К1867ВЦ3АФ для перспективной РЭА
Двухъядерная гетерогенная система на кристалле “Эльбрус-2С+”
И 
 
Использование мелко гранулярного параллелизма в процессоре с архитектурой управления потоком данных
Использование модели вычислений с управлением потоком данных и реализующей ее архитектуры для систем экзафлопсного уровня производительности
Исследование архитектуры реконфигурируемых IP-ядер по критерию реализуемости в составе IP -библиотеки платформы "МУЛЬТИКОР"
Исследование и развитие структурных решений синтезаторов частот на основе ФАПЧ
Исследование пиковой производительности современных микропроцессоров
Исследование работы процессора сопоставления параллельной потоковой вычислительной системы «Буран»
Исследование способов построения блока динамического предсказания ветвлений для перспективных микропроцессоров разработки НИИСИ РАН
Исследование, разработка и оптимизация аппаратных средств обмена данными в многоядерных вычислительных системах
К 
 
КМОП делитель частоты на 2 с высокой стабильностью скважности выходного импульса
Квазисамосинхронный вычислитель: методологические и алгоритмические аспекты
Квазисамосинхронный вычислитель: практическая реализация
Комплект СФ-блоков для систем обработки и передачи видеоизображений
Конвейеризация и распараллеливание: два подхода к повышению производительности цифровых вычислительных устройств
Контроллерный СФ-блок для реализации функций управления в СБИС класса "система на кристалле"
К созданию отечественной концепции систем на кристалле (СнК)
М 
 
Маршрут проектирования "систем на кристалле" на базе IP -библиотеки платформы "МУЛЬТИКОР"
Маршрут разработки и FPGA - верификации IP - ядра контроллера SpaсeWire линка для "систем на кристалле" на базе платформы "МУЛЬТИКОР"
Масштабируемый мультипроцессор для цифровой обработки сигналов
Метод автоматизации процесса разработки коммутационной среды для многоядерной системы с ассиметричным доступом к памяти
Методика автоматизированного выбора микроконтроллера при проектировании изделий электронно-вычислительной техники
Методика верификации межсоединений на базе унифицированной тестовой инфраструктуры
Метод масштабируемой верификации PROMELA-моделей протоколов когерентности кэш-памяти
Методология проектирования специализированных вычислителей на основе автоматизированной генерации технологически независимых IP-блоков
Метод создания и отладки комплексных тестов для функциональной верификации СнК, ориентированный на их повторное использование на всех этапах проектирования
Методы обеспечения помехозащищенности питания системы на кристалле "Эльбрус-S"
Методы оптимизации синтезируемых процессорных ядер при реализации “систем на кристалле” на основе ПЛИС
Методы повышения коэффициента усиления классических каскадов на биполярных транзисторах при малых напряжениях питания
Микроконтроллер К1874ВЕ96Т. Первый отечественный 16-разрядный микроконвертер
Многомерные многоскоростные системы и их реализация на различной элементной базе
Мобильное сопряжение средств диагностирования и цифровых систем, конфигурируемых на кристалле
Модели и методы диагностирования цифровых систем на кристаллах
Моделирование и верификация коммуникационных фабрик при проектировании систем на кристалле
Мультипротокольные коммутаторы для гетерогенных распределенных бортовых комплексов
Н 
 
Новые методы построения микроэлектронных цифровых систем с низким энергопотреблением
Новый отечественный процессор обработки сигналов 1879ВМ4 семейства NeuroMatrix®
Нормативные документы для проектирования "систем на кристалле" и IP-блоков
О 
 
Оптимизация маршрута топологического проектирования микропроцессора КОМДИВ64-РИО
Оптимизация механизма предварительного считывания в кэш-памяти второго уровня
Оптимизация подсистемы памяти вычислительной системы с помощью предоставления гарантированной полосы пропускания канала памяти
Оптимизация регулярной сетки питания СБИС
Оптимизация состава библиотек стандартных ячеек
Оптимизация структуры программного конвейера DSP-ядра с гарвардской архитектурой по критерию быстродействия
Опыт применения IP - блоков в разработках ОАО НКБ ВС
Опыт разработки СФ-блоков и процессорных ядер СБИС типа СнК для навигационной аппаратуры
Организация программного конвейера для DSP ядер серии "ELcore-xx" IP-библиотеки "МУЛЬТИКОР"
Организация саморемонта блоков статической оперативной памяти с резервными элементами
Особенности и результаты проектирования семейства LVDS КМОП 0,25/0,18/0,13 мкм передатчиков и приемников
Особенности методов проектирования систем питания высокопроизводительных микропроцессоров на этапе физического проектирования кристалла
Особенности схемотехнического проектирования радиационно-стойких ИС на АБМК
Оценка надежности при одиночных сбоях в кэш-памяти в маршруте проектирования системы на кристалле
Оценка эффективности реализации алгоритмов адаптивной фильтрации на базе "систем на кристалле" серии "МУЛЬТИКОР"
П 
 
Периферийные аналого-цифровые СФ-блоки для КМОП СБИС типа "система на кристалле"
Повышение отказоустойчивости распределенных приложений при организации прозрачного сетевого доступа к ресурсам "систем на кристалле" серии "МУЛЬТИКОР"
Применение конвертируемых режимов адресации для повышения производительности сопроцессоров цифровой обработки сигналов в составе многоядерной СнК
Применение пакетов поддержки плат в качестве инструмента адаптации специализированных операционных систем для функционирования на платформе "МУЛЬТИКОР"
Применение технологии OpenCL для проектирования структуры СБИС векторных процессоров
Проблемы применения реконфигурируемых вычислительных систем для обработки сигналов ТУВЧ
Прогнозирование изменения состояния параметров технического объекта с помощью интеллектуального микропроцессорного модуля
Программируемые пользователем логические ядра для построения "систем на кристалле"
Программируемые пользователем системы на кристалле
Программно-аппаратные навигационные решения для мобильных устройств
Проект внутрикристального процессора для обработки видеопотока на основе российского SIMD вычислителя ПАРС
Проектирование СнК на базе библиотеки IP-блоков GRLIB компании Gaisler Research
Проектирование заказных блоков с учётом экстракции RC паразитных параметров
Прототипирование на основе ПЛИС для верификации многоядерных микропроцессоров
Р 
 
Радиационно-стойкие инструментальные усилители на АБМК
Размещение узлов в гетерогенной сети-на-кристалле
Разработка монолитной интегральной схемы приемника с фазовращателем в цепи гетеродина
Разработка потактовой поведенческой модели системы на кристалле на языке C++
Разработка специализированной СБИС типа "система на кристалле" цифрового двухсистемного навигационного приемника ГЛОНАСС/GPS
Разработка специализированной СБИС типа "система на кристалле" COFDM (Coded Orthogonal Frequency Division Multiplex) демодулятора телевизионного сигнала наземного цифрового телевидения
Распределённые каналы приёма-передачи данных в сетевых архитектурах многопроцессорных систем
Реализация СВЧ ОУ в ограниченном БиКМОП базисе
Реконфигурация маршрутов в RapidIO системе при наличии неисправных соединений
Рекуррентная потоковая архитектура: особенности и проблемы реализации
Рекуррентная потоковая архитектура: технические аспекты реализации и результаты моделирования
С 
 
СБИС декодера цифрового телевизионного сигнала. Технология разработки
СФ-блок быстрого преобразования Фурье для беспроводных систем связи на основе стандарта IEEE 802.16e Mobile WiMAX
СФ-блок быстродействующего микромощного АЦП для многоканальной системы на кристалле
СФ-блок декодера Витерби для беспроводных систем связи на основе стандарта IEEE 802.16
СФ-блок кодирования Хаффмана для сжатия изображений по стандарту JPEG
Самотестирование сложных функциональных блоков
Семейство отечественных DSP- контроллеров "Мультикор" и элементов системного сопряжения "Мультикор - конструктор" для построения масштабируемых параллельных систем терафлопной производительности
Система на кристалле 1879ХК1 для цифровой обработки аналоговых сигналов в радиотехнических системах и спутниковой навигации
Системный уровень проектирования IP - блока DSP процессора семейства NeuroMatrix
Сложнофункциональный блок ведущего устройства интерфейса Secure Digital
Сложнофункциональный блок контроллера карты памяти интерфейса Secure Digital
Сложно-функциональный блок коммуникационной среды для систем на кристалле
Смешанные системы на кристалле для систем автоматического управления технической диагностики
Снижение влияния технологических вариаций и помех на искажения сигнала в быстродействующих встраиваемых АЦП для систем на кристалле
Собственная компенсация в ограничителях спектра с расширенным диапазоном рабочих частот
Современные инструменты проектирования микроэлектронных схем и систем на кристалле от компании ANSYS и ANSOFT. Обзор возможностей Ansoft Designer, HFSS, Q3D Extractor, SIWAVE
Современные тенденции оценки и контроля производительности микропроцессоров на стадии их разработки
Создание "систем на кристалле" на основе ПЛИС с использованием синтезируемых процессорных ядер
Спецификация и валидация протоколов систем на кристалле: проблемы и пути их решения
Способ компенсации квадратичных составляющих температурного дрейфа источников опорного напряжения
Способ определения эффективности динамического масштабирования напряжения питания и частоты многоядерных процессоров
Сравнительный анализ активных SiGe смесителей миллиметрового диапазона
Среда разработки программного обеспечения для "систем на кристалле" серии "МУЛЬТИКОР" MCStudio_Lnx
Средства проектирования высокопроизводительных потоковых вычислительных систем
Т 
 
Тенденции развития архитектур ассоциативной памяти и ее применение в параллельной потоковой вычислительной системе
Тенденции развития средств автоматизированного проектирования систем на кристалле
Технология отладки "систем на кристалле" серии "МУЛЬТИКОР"
У 
 
Умножение матриц n-разрядных чисел с фиксированной точкой с помощью n/2-разрядных векторных инструкций
Х 
 
Характеристики сигнальных контроллеров серии "Мультикор" по выполнению алгоритмов БПФ в реальном времени и их применение в радиолокации
Э 
 
Эволюция многоядерных гетерогенных вычислительных систем в области обработки видеоданных
Эльбрус 8C - первый отечественный восьмиядерный микропроцессор, изготовленный по технологии 28 нм
Энергоэффективная линия связи для систем на кристалле с динамическим управлением частотой синхронизации

Copyright © 2009-2018 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН