Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

ФИЦ «Информатика и Управление» РАН

Листинг всех работ организации. Нажмите на название работы для того, чтобы получить по ней полную информацию.

2005 
 Степченков Ю.А., Петрухин В.С., Дьяченко Ю.Г.
Опыт разработки самосинхронного ядра микроконтроллера на базовом матричном кристалле
2006 
 Степченков Ю.А., Дьяченко Ю.Г., Гринфельд Ф.И., Морозов Н.В., Плеханов Л.П., Денисов А.Н., Филимоненко О.П., Фомин Ю.П.
Библиотека самосинхронных элементов для технологии БМК
 Рождественский Ю.В., Морозов Н.В., Степченков Ю.А., Рождественскене А.В.
Подсистема анализа самосинхронных логических схем АСИАН
 Плеханов Л.П.
САПР строго самосинхронных электронных схем РОНИС
 Петрухин В.С., Степченков Ю.А., Морозов Н.В., Степченков Д.Ю.
САТОК - система тестирования самосинхронных микросхем
2008 
 Степченков Ю.А., Дьяченко Ю.Г., Бобков С.Г.
Квазисамосинхронный вычислитель: методологические и алгоритмические аспекты
 Дьяченко Ю.Г., Рождественский Ю.В., Морозов Н.В., Степченков Д.Ю.
Квазисамосинхронный вычислитель: практическая реализация
2010 
 Рождественский Ю.В., Морозов Н.В., Рождественскене А.В.
Подсистема событийного анализа самосинхронных схем АСПЕКТ
 Плеханов Л.П.
Проектирование самосинхронных схем: функциональный подход
 Степченков Ю.А., Дьяченко Ю.Г., Рождественский Ю.В., Морозов Н.В., Степченков Д.Ю.
Самосинхронный вычислитель для высоконадежных применений
 Дьяченко Ю.Г., Степченков Д.Ю., Морозов Н.В.
Характеризация псевдодинамических элементов
 Волчек В.Н., Степченков Ю.А., Петрухин В.С., Прокофьев А.А., Зеленов Р.А.
Цифровой сигнальный процессор с нетрадиционной рекуррентной потоковой архитектурой
2012 
 Шнейдер А.Ю., Петрухин В.С., Степченков Ю.А.
Принципы построения средств отладки рекуррентного вычислителя
 Волчек В.Н., Зеленов Р.А., Прокофьев А.А.
Средство автоматизированного тестирования вычислительного блока рекуррентного операционного устройства
 Плеханов Л.П.
Функциональный метод анализа самосинхронных схем любого размера
2014 
 Бобков С.Г., Горбунов М.С., Дьяченко Ю.Г., Рождественский Ю.В., Степченков Ю.А., Сурков А.В.
Использование самосинхронной логики для снижения потребляемой мощности и повышения надёжности микропроцессоров
 Степченков Ю.А., Рождественский Ю.В., Дьяченко Ю.Г., Морозов Н.В., Степченков Д.Ю., Сурков А.В.
Самосинхронное устройство умножения-сложения гигафлопсного класса: варианты реализации
 Соколов И.А., Степченков Ю.А., Рождественский Ю.В., Дьяченко Ю.Г.
Самосинхронное устройство умножения-сложения гигафлопсного класса: методологические аспекты
 Степченков Д.Ю., Петрухин В.С., Морозов Н.В.
Средства системной отладки рекуррентного вычислителя
2016 
 Степченков Ю.А., Дьяченко Ю.Г., Хилько Д.В., Петрухин В.С.
Рекуррентная потоковая архитектура: особенности и проблемы реализации
 Хилько Д.В., Степченков Ю.А., Шикунов Д.И., Шикунов Ю.И.
Рекуррентная потоковая архитектура: технические аспекты реализации и результаты моделирования
 Степченков Ю.А., Рождественский Ю.В., Дьяченко Ю.Г., Морозов Н.В., Степченков Д.Ю., Степанов Б.А., Дьяченко Д.Ю., Рождественскене А.В.
Самосинхронное устройство умножения-сложения с плавающей точкой
 

Copyright © 2009-2018 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН